Yiğit Süoğlu Projelerim

Daha fazla sayısal donanım ve yazılım projelerim için:

suoglu ve suoglu

Tek Kat X band LNA

RFIC dersi kapsamında 8 - 12 GHz arasında çalışan bir LNA tasarladım. Tasarlanan amfinin 12.72 dB S21 parametresi var. Ve bant boyunca -15 dB altında S11 ve S22 değerleri var. En yüksek NF değerine 12 GHz'de 1.95 dB ile ulaşıyor ve 11.62 mW DC enerji tüketiyor. Bu tasarımda IHP SG25H3 teknolojili Cadence Virtuoso kullanıldı ve indüktörler Sonnet kullanılarak tasarlandı.

Kasım – Aralık 2017
Differensel Katlı Kaskod OTA Şematik Tasarımı

Mikroelektronik'deki stajım boyunca xfab 0.18µ kullanarak differential katlı kaskod OTA üzerinde çalıştım. Bu projedeki temel amaç -40 ve 125 derece arası sıcaklıklarda ve 1.62 V ve 1.98 V arasında en az 100 dB kazanç 70 derece faz marjı ve 200 MHz UGBW sağlayan bir devre tasarımıydı. Ancak tasarlanan devre sadece -40 ve 125 derece arası sıcaklıklarda kazanç ve faz marjı özelliklerini yerine getirebildi. Daha fazla bilgi için (İngilizce): Rapor ~ Poster

Ağustos - Eylül 2017
FPGA Üzerine Deniz Ekosu Üretimi ve Duyarlılık Zamanı Kontrol Uygulaması

Bu projede Spartan-3AN başlangıç kiti kullanıldı. Basit bir deniz ekosu modeli kullanarak deniz ekosu jeneratörü, ve bu jeneratör için radar arayüzü tasarlandı. Ayrıca üretilen deniz ekosunu bastirmak için duyarlılık zamanı kontrol (STC) modülü tasarlandı. STC ADC ve J20 headerı tarafında dışarıdan alınan girdilerle de çalışabilir. Çıktılar DAC ve J18 headerına yollanır. Bu proje HAVELSAN tarafından desteklenmiştir.

Aralık 2016 – Haziran 2017
990 MHz'de RF Transiztör Amfi

RF dersi kapsamında; ADS kullanarak 990 MHz'de çalışmak üzere transiztör amfi tasarladım. EM simulasyon sonuçları 841 MHz - 1.244 GHz arasında, sabit kazanç olmamak üzere, iyi S parametreleri göstermektedir. Ancak üretilen amfide S11 parametresi ve ona bağlı olarak diğer S parametreleride kötü çıktı. Daha fazla bilgi için (İngilizce): Rapor

Nisan – Mayıs 2017
CMOS 4-bit Senkronize Sayacın Şematik Tasarımı

Dijital entegre devre dersinin bir parçası olarak 4-bit senkronize sayaç tasarladım. Tasarladığım sayaç 909.09 MHz'e kadar olan saat frekanslarıyla çalışabilmektedir. Şematik tasarım AMS 0.35µ teknolojili Cadence Virtuoso kullanarak yapıldı. Daha fazla bilgi için (İngilizce): Rapor

Mayıs 2017
1.5 GHz'de, iki Rezons Elemanlı, Sağ-El Polarize Mikrostrip Anten

Anten dersi kapsamında; GPS frekansında (1.5 GHz) çalışmak üzere sağ-el polarize mikrostrip anten üzerinde çalıştık. Bu projede tasarımımızı CST ile yaptık ve simule ettik. Simulasyon sonuçlarında iyi S11 parametreleri gördük. Ancak polarizason koşulunu sağlayamadık. Ürettiğimiz antende ise rezonans frekansları ters yönlerde kaymış, 1.44 ve 1.55 GHz'de iyi S11 parametreleri görülmektedir. Daha fazla bilgi için (İngilizce): Report

Mayıs 2017
PCB Üzerine Doppler Radarı Uygulaması

Mikrodalga dersinin bir parçası olarak baskılı devre üzerine bir doppler radarı tasarladık ve ürettik. Tasarımımızda diskrit elemanlar kullanıldı. Daha fazla bilgi için (İngilizce): Rapor

Ocak 2017
İki Aşamalı Op-Amp Tasarımı

Analog entegre devre dersinin bir parçası olarak ~905 Hz bant genişliğinde ~79.7 dB kazanç sağlayan bir iki aşamalı Op-Amp tasarladım. Tasarlanan amifinin güç tüketimi ~266 μW, salınım mikratı 2.5 V ve slew rate'i ~5.3 V/μs. Şematik ve layout tasarımında xfab 0.18µ teknolojili Cadence Virtuoso kullanıldı. Daha fazla bilgi için (İngilizce): Report

Aralık 2016
RGB LEDler ve Arduino kullanarak Görünür Işıkla Haberleşme

Arduino Uno, 1w RGB LEDler and RGB renk sensörü kullanarak basit bir iletişim sistemi kurduk. Bu aşamada tasarladığımız sistem iki Arduino arasında görünür ışık ile yazılı mesaj gönderebiliyor. Daha fazla bilgi için (İngilizce): Github repository ~ Rapor ~ Poster

Ağustos 2016
Görüntü Büyütme Donanımı

Donanım tanımlama dilleri dersinin bir parçası olara 128x128 görüntüyü 4 adet bicubic interpolation algoritması kullanarak 256x256ya çeviren bir donanım tasarlandı ve FPGA'de çalıştırıldı.

Mayıs 2016
Banka Kuyruk Yönetim Sistemi

Sayısal tasarım dersi kapsamında Verilog kullanarak basit bir banka kuyruk yönetim istemi tasarlandı ve BASYS FPGA'i üzerinde çalıştırıldı. Daha fazla bilgi için (İngilizce): Github repository

Kasım 2015